

# آزمایشگاه طراحی سیستمهای دیجیتال گزارش آزمایش هفتم

دکتر سیاوش بیات سرمدی پارسا محمدیان — ۹۸۱۰۲۲۸۴ ۱۴۰۰ خرداد

| J | ديجيتا | رهای  | سست | احر  | ط | گاه | ماىشا | ;T |
|---|--------|-------|-----|------|---|-----|-------|----|
| _ |        | G - 1 |     | (5 ' | _ |     |       |    |

# پارسا محمدیان

| مطالب | فهرست |  |
|-------|-------|--|
|       |       |  |

| 1 | مقدمه                    | ۲ |
|---|--------------------------|---|
| ۲ | چارچوب نظری و شرح آزمایش | ۲ |
| ٣ | تست مدار                 | ۲ |

#### ۱ مقدمه

### عنوان گزارش

ALU اعداد مختلط

#### موضوع

استفاده از نرمافزارهای طراحی به کمک کامپیوتر ۱ برای طراحی و پیادهسازی مدار پشته به صورت توصیف رفتاری.

### شرح ابزارها و برنامههای مورد استفاده

در این آزمایش از نرمافزار ISE Desgin Suite که محصول شرکت Xilinx است استفاده کردهام.

# ۲ چارچوب نظری و شرح آزمایش

ابتدا ماژولهای مورد نیاز را طراحی میکنیم.

ماژول جمع و تفریق کننده در فایل complex\_adder\_subtractor.v قرار دارد. برای جمع اعداد مختلط بخش موهومی با موهومی و بخش حقیقی با حقیقی جمع می شود. در تفریق نیز همین کار متناظرا انجام می شود.

ماژول ضرب کننده در فایل complex\_multiplier.v موجود است. ضرب کردن دو عدد مختلط مانند ضرب کردن دو عبارت دو جملهای است و این رابطه به صورت رفتاری توصیف شده است. نوبت به ماژول حافظه میرسد. پیاده سازی حافظه در فایل ram.v موجود است.

در آخر در فایل cpu.v ماژولی برای خواندن دستورات از حافظه و اجرای آنان را طراحی میکنیم. این پردازنده از نوع پشتهای است. جزئیات کارکرد این پردازنده به صورت کامنت در کنار پیادهسازی آمده است.

## ۳ تست مدار

برای تست هر ماژول یک فایل تست بنچ برای آن مینویسیم.

فایلهای تست به ترتیب tb\_complex\_adder\_subtractor.v و tb\_complex\_adder\_subtractor.v و tb\_ram.v میباشند. در آخر یک فایل computer.v برای کنار هم قرار دادن قطعات نوشته شده است که به نوعی تست cpu است.

از آنجایی که ماژولهای computer و cpu کمی پیچیده هستند، اجرای آن را توضیح می دهم. در ماژول کامپیوتر، پردازنده و رم قرار گرفته است. برای اینکه بتوانیم برنامه خود را در رم قرار دهیم، یک ماژول بافر ۳ حالته توصیف کردم که ارتباط پردازنده و رم را قطع میکند تا بتوانیم برنامه را روی رم بنویسیم. در خانه ۰ حافظه دستور پوش کردن خانه ۱۰ حافظه را قرار می دهیم. لازم به ذکر است پوش کردن شامل دو کلمه است، یکی برای بخش حقیقی و دیگری برای بخش موهومی. در خانه ۱ حافظه دستور پوش کردن خانه ۲۰ حافظه قرار دارد. این دستور دو عدد مختلط کردن خانه ۲۰ حافظه و در دارد. این دستور دو عدد مختلط بالای استک را جمع میکند و نتیجه را درون استک میریزد. چون دستور تفریق همانند جمع هاست و قبلا

CAD'

تست شده از آن عبور میکنیم. در خانه ۴ حافظه دستور ضرب نوشته شده است. این دستور نیز مانند جمع دو عدد سر استک را در هم ضرب میکند. دقت شود که طول حاصل ضرب دو برابر طول خود عدد است پس حاصل ضرب در واقع ۴ کلمه دارد.

حال دیتا را بررسی میکنیم. در خانه ده عدد 3+7i و در خانه بیست عدد 4+6i قرار دارد. همانطور که مشخص است این دو عدد در ته استک قرار دارند. (بخش حقیقی زیر بخش موهومی است) نکته مهم این است که استک ما از ته حافظه شروع میشود و بالا میآید. چون دستورات ما از سر حافظه شروع می شوند این حالت بهینه است. حال حاصل جمع این دو عدد را درست بالاسر این دو عدد در استک مشاهده می کنیم که برابر 13i+7 است. حال اگر دستور ضرب را اجرا کنیم انتظار داریم

$$(7+13i) \times (4+6i) = -50+94i$$

را بدست بیاوریم. که اگر ۳۲ بیت حاصل ضرب را مورد بررسی قرار دهیم به صحت کار پردازنده پی می بریم. همانطور که میبینیم در سر استک دو عدد  $0000000000000011111 = (-50)_{10}$  میبینیم در سر استک دو عدد 0000000000001011110

یک نکته دیگر ای است که استک به خانه ۲۱ حافظه یعنی خانه داده رسیده و دیگر ظرفیت ندارد.



شكل ۱: حاصل شبيه سازى computer.v